关于ZAKER 融媒体解决方案 合作 加入

Intel 揭秘 7nm GPU 芯片:全新 Xe 架构 整合 HBM 显存

驱动之家 11-20

在 SC 19 超算大会上,Intel 正式宣布了他们为高性能计算打造的 Xe 架构 GPU —— Ponte Vecchio(维琪奥桥),同时它也会首发 Intel 的 7nm 工艺,2021 年会用于 Intel 花了 50 亿美元给美国国防部建造的 Aurora 极光超算上。

Xe GPU 架构是一个非常灵活、扩展性极强的统一架构,并针对性地划分成多个微架构,从而可用于几乎所有计算、图形领域,包括百亿亿次高性能计算、深度学习与训练、云服务、多媒体编辑、工作站、游戏、轻薄笔记本、便携设备等等。

具体到 HPC 用的 Xe 架构上,它的 EU 单元可以大幅扩充到 1000 个,而且每个单元都是全新设计的,FP64 双精度浮点计算能力是现在的 40 倍。

Xe HPC 架构中,EU 单元对外通过 XEMF ( Xe Memory Fabric ) 总线连接 HBM 高带宽显存,同时集成大容量的一致性缓存 "Rambo",CPU 和 GPU 均可访问,并借此将多个 GPU 连接在一起,提供极致的显存带宽和 FP64 浮点性能,且支持显存 / 缓存 ECC 纠错、至强级 RAS。

封装方面,EMIB 用于连接 GPU 与 HBM,Foveros 则用于互连 Rambo 缓存,由多个 GPU 在同一中介层上共享。二者都会大大提升带宽效率和密度。

在发布会现场,Intel 的 PPT 中没能清楚地展示出 Ponte Vecchio GPU 的内部构造,今天 Intel 首席架构师、主管高性能 GPU 项目的副总裁 Raja Koduri 放出了 Ponte Vecchio 芯片的内部结构图,可以看到左右两侧各有 8 组 Xe 计算核心,目前只知道是 7nm 工艺制造的,里面的具体信息还缺公布。

在 Xe 计算核心之外,四周还有 Rambo Cache 缓存及 HBM 显存,辅以 Intel 为百亿亿次计算开发的 CXL 总线、XEMF 总线,还有 EMIB、Foveros 封装等技术,Ponte Vecchio GPU 的技术含量实在是高。

以上内容由"驱动之家"上传发布 查看原文
相关标签 gpuintel芯片架构

觉得文章不错,微信扫描分享好友

扫码分享

热门推荐

查看更多内容